1. Схемотехника цифровых устройств
Лекция 2. Язык описания аппаратуры VHDL
2.2 Основы языка VHDL
2.3 Структура модуля на VHDL
2.4 Соединение модулей
2.7 Конкурирующие (concurrent) операции
2.8 Процедурные блоки
2.9 Управляющие структуры
2.11 Условная и множественная генерация
2.12 Организация проекта и параметризованные модули
Лекция 3. ПЛИС Xilinx
3.1 ПЛИС Xilinx. Общие сведения
3.2 Описание архитектуры FPGAXilinx
Лекция 4. Приемы проектирования на VHDL
4.9 Широтно-импульснаямодуляция
Лекция 5. Проектирование процессоров
5.1. Основные характеристики микропроцессоров
5.2. Регистровые модели процессоров
5.3 Система команд процессоров. Подходы к декодированию команд
5.4 Арифметико-логическое устройство
5.6 Проектирование процессора на базе программируемого конечного автомата с синхронной архитектурой.
5.7 Проектирование конвейеризованного процессора
Программируемые логические интегральные схемы (ПЛИС)
Разработка процессорных ядер в ПЛИС